FPGA實驗箱,FPGA綜合實驗開發(fā)系統(tǒng)
時間:2025-06-03 23:44:17 點擊次數(shù):
中人教儀廠
-SD21 FPGA實驗箱
-SD21 FPGA實驗箱是一款基于Altera公司最新的CycloneIV 系列 FPGA的高端實驗研發(fā)平臺。獨特的GUI人機實操界面、應用系統(tǒng)底層基板+核心板+拓展板的靈活設計。
研發(fā)平臺特性
GUI系統(tǒng)實操界面:
獨家應用GUI人機實操界面。整合研發(fā)平臺上的硬件資源,可顯露設備相關信息、檢驗測試設備各模型塊是否正常運行等。提升學生動手興趣和積極性,經(jīng)過對設備各模型塊的檢驗測試和實驗的演示,便利老師培訓和設備檢修。
模型塊化的靈活設計:
研發(fā)平臺應用系統(tǒng)底層基板+核心板+拓展板的設計方法,經(jīng)過選用不一樣的核心板和拓展板包括不一樣功能的研發(fā)平臺。能最大限度的適用用戶的功能需求。模型塊化的設計能讓用戶對系統(tǒng)設計有清晰的認識。
研發(fā)平臺硬件資源
1、NIOSII-EP4CE40 FPGA核心板
核心板應用10層高精確度PCB設計,系統(tǒng)運行更加平穩(wěn)、可靠。
主芯片應用Altera的CycloneIV系列級FPGA EP4CE40F23C8N,電子回路多達360萬門。
FPGA配備芯片應用EPCS16,容量(KV)多達16M BIT,擦寫次數(shù)多達上萬次。
提供JTAG編程模式。
核心板板載USB-Blaster電纜;只需要一根USB線就可以對核心板實行程序下載。
一路50M高速、平穩(wěn)的時鐘源。
一路系統(tǒng)復位電子回路。
系統(tǒng)電源管理模型塊能夠提供+5V、+3.3V、+2.5V、1.2V等多種不一樣電壓(V)的電源輸出供系統(tǒng)使用。
提供兩路SRAM,芯片應用IDT71V416-10P。容量(KV)多達256K*32BIT。
一路FLASH 芯片應用AM29L128M。容量(KV)高過16M*8BIT。
一路16M*16BIT SDRAM。
系統(tǒng)提供四位通用的復位按鍵和四位通用的發(fā)光管和一個靜態(tài)七段碼管顯露。
核心板提供與核心板其它資源不復用的190個以上的IO供用戶二次研發(fā)使用。
2、EDA/SOPC系統(tǒng)板
標配800*600 16位 TFT彩色LCD顯露。用戶可更換不一樣規(guī)格的顯露屏和觸摸屏。
1個模仿信號發(fā)生器模型塊,可提供頻率、幅度均可調(diào)的正弦波、三角波、鋸齒波、方波等信號波動線。
1個數(shù)字時鐘輸出模型塊,可提供24M至1HZ的數(shù)字脈沖信號。
1個雙道道10位高速并行ADC連接口模型塊,速度多達40 Msps。
1個雙道道10位高速并行DAC連接口模型塊速度多達33 Msps。
1個串行A/D變換連接口。
1個串行D/A變換連接口。
1個VGA連接口模型塊。
1個UART串行通迅模型塊。
1個USB Device設備連接口。
1個USB Host主機連接口。
1個Ethernet10M/100M高速連接口模型塊。
SD卡連接口模型塊
2個PS2連接口模型塊,可以接鍵盤或鼠標。
1個I2C連接口的E2PROM,型號為AT24C08N。
1個音頻CODEC模型塊(立體聲雙通道輸出)。
1個音頻喇叭輸出模型塊。
1個RTC就地實時時鐘芯片,設定有時鐘掉電保護、電池在線式充電功能。
12個撥動開關和12個按鍵開關寫入
12個發(fā)光LED顯露。
1個八位七段碼管顯露模型塊。
16x16矩陣led點陣顯露模型塊。
4X4矩陣鍵寫入模型塊
1個電壓(V)控制的直線DC電機和1個四相的步進電機模型塊。
1個數(shù)字溫度(℃)傳感和1個霍爾傳感器模型塊。
HH—EXT高速連接口模型塊。
多路電源輸出(均帶過流、過壓保護)。
1、EDA實驗與電子設計競賽實驗內(nèi)容:
簡便的QUARTUSII實例設計
基于VHDL格雷碼編碼器的設計
含異步清零和使能的加法計數(shù)器
八位七段數(shù)碼管顯露電子回路的設計
數(shù)控分頻器的設計
圖形和VHDL混合寫入的電子回路設計
步長可變的加減計數(shù)器的設計
四位并行乘法器的設計
設計四位全加器
可控脈沖發(fā)生器的設計
基礎觸發(fā)器的設計
矩陣鍵盤顯露電子回路的設計
16*16點陣顯露實驗
直線DC電機的測速實驗
步進電機驅(qū)動控制
PS2連接口鍵盤顯露實驗
VGA彩條信號發(fā)生器的設計
用VHDL設計七人表決器
用VHDL設計四人搶答器
正負脈寬調(diào)制信號發(fā)生器設計
數(shù)字頻率計的設計
多功能數(shù)字鐘的設計
數(shù)字秒表的設計
出租車計費器的設計
基于VHDL數(shù)碼鎖的設計
PS2鼠標編碼設計
SPI串行AD/DA變換器的設計
DDS信號發(fā)生器的設計
序列檢驗測試器的設計
偽隨機數(shù)發(fā)生器的設計
八位數(shù)值鎖存器的設計
最高優(yōu)先編碼器的設計
解復用器的設計
帶同步復位的狀態(tài)機的設計
嵌入式邏輯解析儀的使用
SPI串行口內(nèi)核的完成
……
2、NIOSII32位處置整理器示例實驗
最簡便NIOSII系統(tǒng)設計
帶外部SRAM的NIOSII系統(tǒng)設計
Nor Flash編程實驗
PIO外部中斷按鍵開關實驗
PIO寫入-開關信號的讀取實驗
基于Timer IP核的定時器的設計
矩陣鍵盤與數(shù)碼管顯露實驗
高速AD和高速DA實驗
UART串行口通迅實驗
基于IIC的EEPROM讀寫實驗
1-WIRE數(shù)字溫度(℃)計的設計
串行AD/DA變換實驗
SDRAM讀寫實操實驗
彩色LCD液晶顯露實驗
觸摸屏控制實驗
RTC就地實時時鐘實驗
音頻Code實驗
USB枚舉實驗
PS/2鍵盤顯露實驗
PS/2鼠標控制實驗
讀SD卡實驗
3、DSP Builder 設計應用示例實驗
從DSP Builder到HDL——基于DSP Builder的信號發(fā)生器
從DSP Builder到SOPC Builder——系統(tǒng)控制的Chirp信號發(fā)生器
IP核在DSP Builder下的使用——以FFT核為例
4、綜合研發(fā)實驗
互聯(lián)網(wǎng)WEB控制實驗
點陣顯露屏的設計
直線DC電機閉環(huán)調(diào)節(jié)速度的設計
USB連接口文本閱讀器的設計
簡易數(shù)字示波器設計
簡易頻譜解析儀設計
基于UART通信液晶顯露實驗
基于UART通信BMP圖形顯露實驗
FAT32文件系統(tǒng)讀SD卡實驗
FAT32文件系統(tǒng)寫SD卡實驗
FAT32文件系統(tǒng)讀寫-拼音寫入法的設計
彩色液晶原理與繪圖應用實驗
基于NIOSII貪食蛇游戲設計實驗
基于NIOSII計算器設計實驗
在niosII上運行uC/OS系統(tǒng)
在niosII上運行uClinux系統(tǒng)
MP3媒體播放器的設計(選配MP3拓展板)
RFID無線射頻設計(選配RFID拓展板)
無線傳感互聯(lián)網(wǎng)的設計(選配Zigbee板)
USB2.0通信實驗(選配USB2.0模型塊)
四、設備配備
|
設備名稱 |
EDA/SOPC系統(tǒng)綜合研發(fā)平臺 |
|
型 號 |
-SD21 |
|
核心芯片 |
EP4CE40F23C8N |
|
作業(yè)電壓(V) |
~220v±10%,50Hz±1Hz |
|
尺寸(mm) |
410 x 260 x 80 |
|
重量(kg)(kg) |
<4 |
|
附件表單 |
1 |
串行口線 × 1 |
2 |
USB連接線 × 1 |
|
3 |
互聯(lián)網(wǎng)連接線 × 1 |
4 |
電源連接線 × 1 |
|
5 |
實驗指導書 × 3 |
6 |
Quartus系統(tǒng)和實驗例程 × 1 |
注:使用本實驗箱的配套儀表器具(自配):電腦、示波器、萬用表。
常見問題:
1、如果我要購買FPGA實驗箱,FPGA綜合實驗開發(fā)系統(tǒng),是否有安裝、培訓服務呢?
答:我們的設備如果沒有特別注明“不含安裝”“裸機價”“出廠”等字樣的,都是提供安裝、培訓服務的。
2、你們的FPGA實驗箱,FPGA綜合實驗開發(fā)系統(tǒng)是否能開增值稅專用發(fā)票?
答:可以的,我們是正規(guī)企業(yè),并且已經(jīng)升級到一般納稅人,可以開具增值稅專用發(fā)票,如果您需要開FPGA實驗箱,FPGA綜合實驗開發(fā)系統(tǒng)的發(fā)票,您需要提供開票資料。
3、你們的FPGA實驗箱,FPGA綜合實驗開發(fā)系統(tǒng)都是自己生產(chǎn)的嗎?都有什么產(chǎn)品資質(zhì)?
答:我們公司是專業(yè)生產(chǎn)教學設備的企業(yè),完全自主生產(chǎn),并通過了最新版ISO9001認證,擁有多項專利與著作權。
本文來自網(wǎng)絡,不代表本站立場,圖片為參考圖片,轉(zhuǎn)載請注明出處:FPGA實驗箱,FPGA綜合實驗開發(fā)系統(tǒng)